本课程的内容讲解一些数字IC或者FPGA相关的笔试面试题,题目类型包括进制之间的转换、有符号数的原码/反码/补码和运算、逻辑表达式的化简、基本MOS电路/门电路/组合逻辑电路、时序逻辑电路、FPGA和其他。
进制之间的转换
--进制转换概述
--2进制转为 8/10/16进制(转换方法)
--10进制转为2/8/16进制(转换方法)
--8进制转为2/10/16进制(转换方法)
--16进制16转为2/8/10进制(转换方法)
有符号数的原码/反码/补码和运算
--有符号数的原码/反码/补码表示、范围
--有符号数的加法、减法、乘法的实现
逻辑表达式的化简
--逻辑表达式的简化概述(为什么要简化,简化为什么样)
--逻辑表达式的简化方法(代数法和代数定律,卡诺图法)
基本MOS电路/门电路/组合逻辑电路
--CMOS/TTL/ECL电路比较/TTL和CMOS逻辑之间能互联吗?
--硬件电路如何实现线与功能/普通的门电路为什么不能线与
--CMOS反相器的电压电流传输特性,并说明。
--单管传输门和双管传输门的区别
--非门和受控非门的CMOS电路
--与非门和受控与非门的CMOS电路
--用pmos和nmos搭电路,Y= AB+CD(抽象出同类题目的解题方法)
--异或门/二一选择器/锁存器的门电路实现
--一位比较器的门电路实现,输出Y0,Y1,Y2
--半加器和全加器的门电路实现
--什么叫做竞争与冒险,如何消除?
时序逻辑电路
--D触发器的门级实现
--setup time/hold time和Tpd等时间的关系(深入剖析D触发器的周期,建立时间,保持时间,时钟偏移/抖动等之间的关系)
--如何fix Tsetup和Thold
--同步和异步时序电路的概念和区别
--同步复位与异步复位的区别
--Moore与Mealy FSM区别
--为什么D触发器要满足建立时间和保持时间
FPGA和其他
--选择FPGA的时候考虑的因素有哪些
--FPGA/CPLD/ASIC的区别
--10棵树,要求种成5行,且每行4棵,怎么做
目的--让求职者掌握一些数字IC或FPGA相关笔试面试题的解法,能够触类旁通,顺利通过相关的笔试面试。
课程介绍
课程目录
往期学员作品
用户评论
课程介绍
课程目录
往期学员作品
用户评论
你将获得
- 掌握某些知识点
- 学会某些技巧(或思路)
教学服务
1v1专属答疑服务
BAT专家面试辅导
讲师介绍
goodman2046
高级工程师
高级数字IC设计工程师,在全球top10的IC公司工作NNN年+,具有丰富的数字IC设计经验
课程详情
温馨提示
- 请勿私下交易请勿在平台外交易。与机构和老师私下交易造成的任何损失及纠纷,腾讯课堂不承担任何责任
- 听课说明
1、电脑:访问腾讯课堂官网 ke.qq.com 查看我的课表或下载win/mac客户端听课
2、手机/平板:下载腾讯课堂APP, 进入学习页面听课