明德扬FPGA设计高级技巧--《至简设计法》
  1. 至简设计法-状态机四段式

    1. 录播
      状态机四段式
      12分钟
  2. 至简设计法-数字时钟设计

    1. 录播
      数字时钟设计
      20分钟
  3. 至简设计法-FPGA时序约束 输入延时

    1. 录播
      FPGA时序约束 输入延时
      33分钟
  4. 至简设计法-FPGA如何查找定位问题

    1. 录播
      FPGA如何查找定位问题
      14分钟

对课程感兴趣?

点击报名,听课时长可兑换余额哦~

明德扬FPGA设计高级技巧--《至简设计法》免费

最近在学 0 累计报名 340 好评度 100%
咨询老师
用手机看

扫一扫继续用手机看

  • 微信扫码

  • QQ扫码

下载手机APP

课程概述

目录

往期学员作业()

评论

老师介绍

  • 潘文明

    潘文明

    2008年至2010年,中电七所从事FPGA研发; 2010年至2013年,华为海思半导体从事ASIC项目的研发。 实战经验丰富,并且善于将知识分解到各个流程,并在实践中掌握。
简  介 创新的微课程,视频平均只有8分钟 200个教学案例,最新最全的至简设计法视频!持续更新!

公司简介:
    明德扬科技教育有限公司是一家以FPGA为核心,专业从事FPGA培训、FPGA技术开发、FPGA项目开发,并集研发、教育、咨询为一体的服务型企业。公司以人为本,立志成为FPGA教育领域第一品牌为目的,形成了一个以潘老师为主导的专业团队。我们着眼于人性与个性的并重,放开眼界,寻求独特的培训模式和拓展方法,推出了点拨FPGA培训课程系列,深受广大学生喜爱。

    扬的目标是让每一个想学习、想努力的学生学到真本领,秉承“致力于打造全国最好的FPGA课程”的理念。推出面向高校、社会、企业三个方面实训基地,以不同的教育特色和着重点,培养社会和企业急需的技术人才。

主讲老师:
    潘文明,2008年毕业于暨南大学并获集成电路专业硕士学位,现任明德扬科教有限公司(广州健飞通信有限公司)总经理。
    2008-2010年入职中国电子科技集团公司第七研究所 ,工作内容: 跳频-OFDM系统设计:负责系统中FPGA所有部分的设计和验证工作。
    2010-2013年加入华为海思半导体有限公司,ASIC研发工程师,主要方向:超高速网络芯片的研发,担任项目组组长,负责芯片中接口部分的设计和验证。该芯 片应用于华为公司内部的企业网、无线网和骨干网等覆盖几乎所有领域。
    2013开创深圳明德扬科技教育有限公司。将自己丰富的项目经验,提炼成精巧的设计方法—至简设计法,并开发出了《点拨FPGA教程》和《至简设计法教程》等视频教程,出版了多本大学教材。至简设计法,让初学者快速入门,并形成良好的代码风格及设计规范,帮助想从事FPGA设计的工程师和技术爱好者更好地深入学习FPGA。

课程介绍:
    课程中我们将讲解利用FPGA进行数字电路以及逻辑设计中的设计技巧, 提供一套完整的明德扬设计方法和思路,纠正设计中不规范、不清晰的做法, 并通过大量的实践来强化这套方法的使用,让您快速掌握FPGA实用设计技巧、提高工作效率。

课程目录:
第一节  状态机四段式
第二节  数字时钟设计
第三节  FPGA时序约束 输入延时
第四节  FPGA如何查找定位问题

* 课程提供者:明德扬科教